

# Communication des Systèmes Embarqués

# Bus de communication série et protocoles couches basses



## Ressources e-campus



- Cours
- Documentation architecture 8051
- Documentation architecture STM32
- Documentations techniques des capteurs
- Liens pour déposer les codes source de TP et un rapport (compte-rendu) sous forme de note d'application

# **Planning**



### Mardi 22/09:

- 8h-10h : Cours sur l'architecture ARM ?
- 10h-12h : Cours sur les liaisons série
- 13h30-17h30 : <u>Début de mise en pratique sur 20 heures</u>
  - Mise en place liaison série sur 8051, communication avec un PC
  - Interfaçage accéléromètre. Envoi des données au PC
  - Ajout d'une seconde liaison SPI entre deux 8051
  - Affichage des données sur écran connecté au STM32
  - Interfaçage de l'accéléromètre directement sur le STM32

## Mercredi 23/09: Mise en pratique, suite

- 8h-12h : séance en semi-autonomie
- 13h30-17h30 : séance encadrée

# **Planning**



### Jeudi 24/09:

– 13h30-17h30 : séance encadrée

### <u>Vendredi 25/09 :</u>

- 8h-12h : séance encadrée, fin de la mise en pratique.
- 12h: RENDU E-CAMPUS. Fin du module CSE
- 13h30-17h30 : Présentation et début du mini-projet

### Vendredi 2/10

 Date limite de dépôt des rapports sous forme de note d'application

19/09/2020 4



# Liaison et bus série

# **INTRODUCTION**



#### 1- Besoin : faire communiquer

- ✓ Capteurs
- ✓ Actionneurs
- ✓ Microcontrôleurs

#### 2- Nécessité : uniformiser

✓ Des standards définissent le support physique et le protocole de communication



- Domaine d'application (bâtiment ou carte électronique)
- Nombre de périphériques (ou nœuds)
- Possibilité d'être maître ou esclave
- Débit de données
- Direction des données, half-duplex ou full-duplex
- Synchrone ou asynchrone
- Distance maximale
- Nombre de fils (hors alimentation et masse)







Envirenement à monito



Bus de terrain dans l'automobile : CAN



**Network)**: industrie, automobile

- Bus série multiplexé.
- Fonctionne en mode maître esclave.

Longueur de câble: 2km



2 câbles pour l'alimentation électrique 12 V DC 1 paire torsadée pour les transferts d'informations

# Introduction: communication maître-esclave



- Dans une communication maître-esclave, le maître choisit l'esclave avec lequel il communique :
  - Soit chaque esclave a un adresse unique (I<sup>2</sup>C)
  - Soit une ligne de communication par esclave permet de l'activer (SPI)
- Pas de communication entre les esclaves.

## Deux types d'échanges :

un maître -> un esclave



Un maître -> plusieurs esclaves





#### Bus de terrain dans le bâtiment : KNX ou Konnex

- 3 supports physiques :
  - PL (Power Line: 230/400V 50 Hz)
  - TP (Twisted Pair ou paire torsadé : 21V-29V)
  - RF (liaison radio, porteuse à 868MHz)

#### Exemple avec le support TP :





#### **Domotique**

- ✓ Capteur de température
  - Actionneur: store, chaudière...



### Liaison série asynchrone

- Domaine d'application : carte électronique, inter-cartes
- 2 maîtres (chacun peut parler à l'autre quand il le souhaite)
- Débit moyen (10kbits/s à 250kbits/s)
- Liaison <u>bidirectionnelle</u>, <u>full-duplex</u>, <u>asynchrone</u>
- Courte distance (quelques dizaines de cm)
- Implémentation bas coût et mise en œuvre simple. Seulement deux lignes pour des performances très correctes
- On peut ajouter un contrôle de flux
- Structure d'une trame :
  - 1 bit de Start
  - 5-9 bits de données
  - 1 bit de parité optionnel
  - 1 ou 2 bits de Stop
- Tension de fonctionnement quelconque mais identique pour les deux périphériques (5V, 3,3V, 1,8V...)



#### Liaison RS232 (1981)

Liaison série asynchrone avec des niveaux de tension adaptés à la moyenne distance (50m si faible débit)

- Domaine d'application : ordinateur et périphérique
- Le standard RS232 normalise la couche physique (connecteur, niveaux de tension, rôle de chaque broche) mais pas le protocole
- Connecteur SUB-D mâle à 9 points
- Tension de fonctionnement :
  - Maximale : ±25V
  - Souvent rencontrée : ± 12V
  - Minimale : ± 3Volts
- Sensible au bruit car le signal est référencé par rapport à la masse.



### Liaison RS485 (1983)

Liaison série asynchrone multipoints avec des niveaux de tension adaptés à la longue distance et haut débit (jusqu'à 10Mbits/s OU 1km)

- Domaine d'application : bus de terrain
- Tension en mode différentiel par paire torsadée : apporte une immunité contre le bruit.
- Un émetteur peut communiquer avec 32 unités
- Au delà de 32, il faut utiliser des répéteurs
- Le bus a besoin de résistances de terminaison

# RS485 n'impose pas de protocole, tout comme RS232.





### 1-WIRE de Dallas (racheté par Maxim)

- Domaine d'application : carte électronique, bus de terrain peu perturbé
- 1 maître, plusieurs esclaves (le nombre max dépend de l'environnement)
- Faible débit (16kbits/s)
- Liaison <u>bidirectionnelle</u>, <u>asynchrone</u>, <u>half-duplex</u>
- Moyenne distance : plusieurs dizaines de mètres en environnement peu perturbé
- 1 ligne de donnée
- Ligne pilotée par des drains (ou collecteurs) ouverts
  - Création d'un OU logique
- Implémentation bas coût
  - Chaque composant a une seule adresse programmée en usine
  - Mise en œuvre simple (1 fil)



Le bus 1-WIRE a été développé par Dallas Semiconductor. Il permet de faire communiquer plusieurs circuits sur un seul fil.

 On trouve sur le bus un seul maître qui peut dialoguer avec un ou plusieurs esclaves.



- Le bus de données est sur un collecteur ouvert polarisé via une résistance pull-up (1-5kΩ) à Vcc.
- L'état de repos du bus est donc l'état haut.





- Faible vitesse de communication (fixée à 16kbits/s).
- Bus faible coût, plusieurs esclaves sur un seul fil.
- Moyenne distance, jusqu'à 100m en conditions parfaites.
- Possibilité d'alimenter les différents esclaves à partir de la ligne de communication (mode parasite). Les capteurs peuvent ainsi être connectés au système par seulement deux fils (signal et masse).







 Chaque esclave possède une adresse physique unique de 64 bits (gravée en dur sur la puce lors de la fabrication).



- Avant toute communication, le maître réinitialise les composants connectés.
- Le maître peut alors identifier les esclaves présents.

Dallas a un monopole de l'allocation d'adresses. Seule l'utilisation de ses produits garantit qu'il n'y aura pas deux adresses identiques sur le bus.



#### **Protocole:**

- 1. Le maître met le bus à « 0 » pendant au moins 480µs pour réinitialiser les composants connectés.
- Les esclaves répondent alors par une « impulsion de présence » : le maître sait alors si au moins un esclave est présent.





## I<sup>2</sup>C de Philips (ou SMBUS): Inter Integrated Circuit

- Domaine d'application : carte électronique, inter-cartes
- Multi-maîtres, multi-esclaves (jusqu'à 127)
- Débit 100kbit/s (standard), 400kbit/s (fast)
- Liaison <u>bidirectionnelle</u>, <u>synchrone</u>, <u>half-duplex</u>
- Courte distance (environ 1m)
- 2 lignes (SDA, SCL)
- Lignes pilotées par des drains (ou collecteurs) ouverts
  - Création d'un OU logique
- Notion d'acquiescement par le récepteur
- Conçu à l'origine pour faire communiquer les différents composants d'une carte, notamment dans les téléviseurs



### SPI de Motorola : Serial Peripheral Interface

- Domaine d'application : carte électronique
- 1 maître, nombre limité d'esclaves (1-5)
- Débit important, plusieurs Mbps voire dizaines de Mbps
- Liaison <u>synchrone</u>, <u>bidirectionnelle</u>, <u>full-duplex</u>
- Courte distance (dizaine de cm)
- 4 lignes (MOSI, MISO, SCK, SS)
- Mise en œuvre un peu plus complexe
  - Une ligne par esclave nécessaire pour sa sélection : devient gourmand en I/O lorsque le nombre d'esclaves augmente.

# Application : lecture de données sur liaisons série



Réalisation d'un système de surveillance des conditions de transport de marchandises. On veut détecter d'éventuels chocs grâce à un accéléromètre 3 axes ADXL345 qui utilise une liaison SPI.

- Les données issues de ce capteur sont dans un premier temps envoyées à un PC via une liaison RS232.
- Dans un second temps, elles seront affichés sur un écran LCD.
- Ensuite, on ajoutera un microcontrôleur intermédiaire communiquant via une liaison SPI.

19/09/2020 20



# Ports I/O

# PUSH PULL/OPEN DRAIN CROSSBAR DU μC 8051

# Le microcontrôleur 8051 et ses périphériques



Le cœur 8051 a été développé par Intel au début des années 1980.

Le CPU original n'est plus utilisé mais de nombreux microcontrôleurs plus modernes embarquent un cœur 8051.

C'est une architecture ancienne mais éprouvée, encore utilisée dans de nombreux domaines où la fiabilité doit être excellente ou le coût extrêmement bas.



# **Ports I/O et crossbar**



Crossbar: « aiguilleur » entre les signaux internes du 8051 et les broches I/O

## **Périphériques**

Registres:

XBRO, XBR1 et XBR2

Configuration avec GUI grâce à l'outil Silicon Labs
Wizard
GPIO



# **Ports I/O et crossbar**



Configuration du crossbar avec l'outil graphique :

Le périphérique le plus prioritaire est le plus haut sur le schéma.

Chaque périphérique activé réquisitionne des ports I/O en prenant les plus à gauche du schéma.

|         |   |   | _ |   | _ |    | _ | _ |   | _ |   |   |    |    |   |     | _ |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            | _    |
|---------|---|---|---|---|---|----|---|---|---|---|---|---|----|----|---|-----|---|---|---|----|-----|-----|---|---|---|---|----|---|---|-----|------|--------|------------|------|
|         |   |   |   |   |   | 90 |   |   |   |   |   |   | P1 |    |   |     |   |   |   | P2 |     |     |   |   |   |   | P3 |   |   |     | Cros | sbar R | egister Bi | its  |
| PIN I/O | - | _ | 1 | 2 | 3 | 4  | 5 | 6 | 7 | 0 | 1 | 2 | 3  | 4  | 5 | 6 7 | 0 | 1 | 2 | 3  | 4 5 | 5 6 | 7 | 0 | 1 | 2 | 3  | 4 | 5 | 6 7 |      |        |            |      |
| TX0     | • |   |   |   |   |    |   |   |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     | UA   | RT0EN  | : XBR0.2   |      |
| RX0     | L |   | • |   |   |    |   |   |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| SCK     | • |   |   | • |   |    |   |   |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| MISO    |   |   | • |   | • |    |   |   |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      | PIOEN  | : XBR0.1   |      |
| MOSI    |   |   |   | • |   | •  |   |   |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| NSS     | L |   |   |   | • |    | • |   |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| SDA     | • |   |   | • |   | •  |   | • |   |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     | S    | MBOEN  | : XBR0.0   |      |
| SCL     | L |   | • |   | • |    | • |   | • |   |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        | . ADITO.   |      |
| TX1     | • | • |   | • |   | •  |   | • |   | • |   |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     | 110  | RT1EN  | : XBR2.2   |      |
| RX1     |   |   | • |   | • |    | • |   | • | • | • |   |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     | J.   | AT IEM | . AUNE.E   |      |
| CEX0    | • | ) |   | • |   | •  |   | • |   | • | • | • |    |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| CEX1    |   |   | • |   | • |    | • |   | • | • | • | • | •  |    |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| CEX2    |   |   |   | • |   | •  |   | • |   | • | • | • | •  | •  |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     | P    | CAOME  | : XBR0.[5  | i:3] |
| CEX3    |   |   |   |   | • |    | • |   | • | • | • | • | •  | •  | • |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| CEX4    |   |   |   |   |   | •  |   | • |   | • | • | • | •  | •  | • | •   |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            |      |
| ECI     | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      | ECI0E  | : XBR0.6   |      |
| CP0     | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • |   |   |    |     |     |   |   |   |   |    |   |   |     |      | CP0E   | : XBR0.7   |      |
| CP1     | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • |   |    |     |     |   |   |   |   |    |   |   |     |      | CP1E   | : XBR1.0   |      |
| T0      | • | ) | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • |    |     |     |   |   |   |   |    |   |   |     |      | T0E    | : XBR1.1   |      |
| /INT0   | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  |     |     |   |   |   |   |    |   |   |     |      | INT0E  | : XBR1.2   |      |
| T1      | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   |     |   |   |   |   |    |   |   |     |      | T1E    | : XBR1.3   |      |
| /INT1   | • | , | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   |     |   |   |   |   |    |   |   |     |      | INT1E  | : XBR1.4   |      |
| T2      | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   | •   | • |   |   |   |    |   |   |     |      | T2E    | : XBR1.5   |      |
| T2EX    | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   | •   | • |   |   |   |    |   |   |     |      | T2EXE  | : XBR1.6   |      |
| T4      | • | • | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   |     | • | • |   |   |    |   |   |     |      | T4E    | : XBR2.3   |      |
| T4EX    | • | , | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   | •   | • | • | • |   |    |   |   |     |      | T4EXE  | : XBR2.4   |      |
| /SYSCLK | • | , | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   |     | • | • | • | • |    |   |   |     | S    | YSCKE  | : XBR1.7   |      |
| CNVSTR  | • | , | • | • | • | •  | • | • | • | • | • | • | •  | •  | • | • • | • | • | • | •  | •   | •   | • | • | • | • | •  |   |   |     | С    | NVSTE  | : XBR2.0   | _    |
|         | _ |   |   |   |   |    |   |   |   |   |   | - | _  | 01 |   |     |   |   |   |    |     |     |   |   |   |   |    |   |   |     |      |        |            | _    |

# Ports I/O et crossbar



Outil de configuration « Wizard »



# Ports I/O: push-pull VS drain ouvert



#### Ports I/O:

- Choix possibles entre les modes push-pull, drain ouvert (avec ou sans pull-up) et analogique
- Registres : PxMDOUT, PxMDIN, Px.n



# Ports I/O: push-pull VS drain ouvert



- Port utilisé en sortie:
  - Le mode push-pull (PP) permet d'avoir des signaux rapides
  - Le mode open drain (OD) permet de réaliser un « OU » câblé.

 $\rightarrow$  1-Wire, I<sup>2</sup>C.

• Son principal inconvénient provient de la lenteur de la remontée du signal :



- Port utilisé en entrée:
  - Configurer le port en drain ouvert pour bloquer le transistor « du haut ».
  - Ecrire un 1 dans le registre de sortie du port pour bloquer le transistor « du bas »

# Ports I/O : configuration en entrée



#### Figure 17.14. P1MDOUT: Port1 Output Mode Register

| R/W  | Reset Value          |
|------|------|------|------|------|------|------|------|----------------------|
|      |      |      |      |      |      |      |      | 00000000             |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 | SFR Address:<br>0xA5 |

Bits7-0: P1MDOUT.[7:0]: Port1 Output Mode Bits.

Port Pin output mode is configured as Open-Drain.
 Port Pin output mode is configured as Push-Pull.

Note: SDA, SCL, and RX0 (when UART0 is in Mode 0) and RX1 (when UART1 is in Mode 0) are always

configured as Open-Drain when they appear on Port pins.

P1MDOUT &= ~0x40; // met P1.6 en drain ouvert

# Ports I/O : configuration en entrée



Le port a été mis en drain ouvert, il reste à écrire un 1 dans son registre de sortie :

Figure 17.12. P1: Port1 Data Register

| R/W                     | Reset Value             |
|------|------|------|------|------|------|------|-------------------------|-------------------------|
| P1.7 | P1.6 | P1.5 | P1.4 | P1.3 | P1.2 | P1.1 | P1.0                    | 111111111               |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bitl | Bito<br>bit addressable | SFR Address:<br>e) 0x90 |

Bits7-0: P1.[7:0]: Port1 Output Latch Bits.

(Write - Output appears on I/O pins per XBR0, XBR1, XBR2, and XBR3 Registers)

- 0: Logic Low Output.
- 1: Logic High Output (open if corresponding P1MDOUT.n bit = 0).

(Read - Regardless of XBR0, XBR1, XBR2, and XBR3 Register settings).

- 0: P1.n pin is logic low.
- 1: P1.n pin is logic high.

```
sbit mon_entree= P1^6;
...
mon_entree = 1;
```

# Ports I/O: configuration en sortie



#### Figure 17.14. P1MDOUT: Port1 Output Mode Register



Bits7-0: P1MDOUT.[7:0]: Port1 Output Mode Bits.

Port Pin output mode is configured as Open-Drain.
 Port Pin output mode is configured as Push-Pull.

Note: SDA, SCL, and RX0 (when UART0 is in Mode 0) and RX1 (when UART1 is in Mode 0) are always

configured as Open-Drain when they appear on Port pins.

Après le reset du microcontrôleur ( $\mu$ C): les ports sont en drain ouvert P1MDOUT |=  $0 \times 01$ ; // met P1.0 en push-pull

```
P1 &= ~0x01; // sortie P1.0 à l'état bas
P1 |= 0x01; // sortie P1.0 à l'état haut
```

# Ports I/O : câblage sur la carte d'évaluation





| Pin # | Description      |
|-------|------------------|
| 1     | Pn.0             |
| 2     | Pn.1             |
| 3     | Pn.2             |
| 4     | Pn.3             |
| 5     | Pn.4             |
| 6     | Pn.5             |
| 7     | Pn.6             |
| 8     | Pn.7             |
| 9     | +3 VD (+3.3 VDC) |
| 10    | GND (Ground)     |



## **Timers**

# FONCTIONNEMENT MISE EN ŒUVRE

# Timers: rappel du fonctionnement



- Un timer est cadencé :
  - par un sous-multiple de l'horloge interne (le plus fréquent)
  - par un signal externe appliqué sur une broche I/O (plus rare).
- A chaque impulsion, sa valeur s'incrémente.
- Lorsqu'il atteint sa valeur max, un événement se produit : débordement (overflow)
  - Un timer basique sans fonction auto-reload retombe à 0
  - Un timer avec fonction auto-reload retombe à une valeur programmée
  - Une interruption est éventuellement lancée

# **Timers: configuration**



| Timer 0 and Timer 1:     | Timer 2:                  | Timer 3:                | Timer 4                   |  |
|--------------------------|---------------------------|-------------------------|---------------------------|--|
|                          | 16-bit counter/timer with | 16-bit timer with auto- | 16-bit counter/timer with |  |
| 13-bit counter/timer     | auto-reload               | reload                  | auto-reload               |  |
| 16-bit counter/timer     | 16-bit counter/timer with |                         | 16-bit counter/timer with |  |
| 16-bit counter/timer     | capture                   |                         | capture                   |  |
| 8-bit counter/timer with | Baud rate generator for   |                         | Baud rate generator for   |  |
| auto-reload              | UART0                     |                         | UART1                     |  |
| Two 8-bit counter/timers |                           |                         |                           |  |
| (Timer 0 only)           |                           |                         |                           |  |



# **Timers: configuration**



Figure 22.20. TMR3CN: Timer 3 Control Register

| R/W    | Reset Value  |
|------|------|------|------|------|------|------|--------|--------------|
| TF3  | -    | -    | -    | -    | TR3  | T3M  | T3XCLK | 00000000     |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0   | SFR Address: |
|      |      | 2    |      |      |      |      |        | 0x91         |

Bit7: TF3: Timer3 Overflow Flag.

Set by hardware when Timer 3 overflows from 0xFFFF to 0x0000. When the Timer 3 interrupt is enabled, setting this bit causes the CPU to vector to the Timer 3 Interrupt service routine. This bit is not automatically cleared by hardware and must be cleared by software.

Bits6-3: UNUSED. Read = 0000b, Write = don't care.

Bit2: TR3: Timer 3 Run Control.

This bit enables/disables Timer 3.

0: Timer 3 disabled.

1: Timer 3 enabled.

Bit1: T3M: Timer 3 Clock Select.

Bit0:

This bit controls the division of the system clock supplied to Counter/Timer 3.

0: Counter/Timer 3 uses the system clock divided by 12.

1: Counter/Timer 3 uses the system clock.

T3XCLK: Timer 3 External Clock Select

This bit selects the external oscillator input divided by 8 as the Timer 3 clock source. When T3XCLK is logic 1, bit T3M (TMR3CN.1) is ignored.

0: Timer 3 clock source defined by bit T3M (TMR3CN.1).

1: Timer 3 clock source is the external oscillator input divided by 8.

19/09/2020

35

# **Timers: configuration**



#### Figure 12.12. EIE2: Extended Interrupt Enable 2

| Г |       |      |      |      |       |      |       |      |              |
|---|-------|------|------|------|-------|------|-------|------|--------------|
| l | R/W   | R/W  | R/W  | R/W  | R/W   | R/W  | R/W   | R/W  | Reset Value  |
| l | EXVLD | ES1  | EX7  | EX6  | EADC1 | ET4  | EADC0 | ET3  | 00000000     |
| l | Bit7  | Bit6 | Bit5 | Bit4 | Bit3  | Bit2 | Bit1  | Bit0 | SFR Address: |
| l |       |      |      |      |       |      |       |      | 0xE7         |

Ne pas oublier d'activer aussi le système global d'interruption! Bit7: EXVLD: Enable External Clock Source Valid (XTLVLD) Interrupt.

This bit sets the masking of the XTLVLD interrupt.

Disable XTLVLD interrupt.

1: Enable interrupt requests generated by the XTLVLD flag (OSCXCN.7)

Bit6: ES1: Enable UART1 Interrupt.

This bit sets the masking of the UART1 interrupt.

0: Disable UART1 interrupt.

1: Enable UART1 interrupt.

Bit5: EX7: Enable External Interrupt 7.

This bit sets the masking of External Interrupt 7.

0: Disable External Interrupt 7.

1: Enable interrupt requests generated by the External Interrupt 7 input pin.

Bit4: EX6: Enable External Interrupt 6.

This bit sets the masking of External Interrupt 6.

0: Disable External Interrupt 6.

1: Enable interrupt requests generated by the External Interrupt 6 input pin.

Bit3: EADC1: Enable ADC1 End Of Conversion Interrupt.

This bit sets the masking of the ADC1 End of Conversion interrupt.

0: Disable ADC1 End of Conversion interrupt.

1: Enable interrupt requests generated by the ADC1 End of Conversion Interrupt.

Bit2: ET4: Enable Timer 4 Interrupt

This bit sets the masking of the Timer 4 interrupt.

0: Disable Timer 4 interrupt.

1: Enable interrupt requests generated by the TF4 flag (T4CON.7).

Bit1: EADC0: Enable ADC0 End of Conversion Interrupt.

This bit sets the masking of the ADC0 End of Conversion Interrupt.

0: Disable ADC0 Conversion Interrupt.

1: Enable interrupt requests generated by the ADC0 Conversion Interrupt.

Bit0: ET3: Enable Timer 3 Interrupt.

This bit sets the masking of the Timer 3 interrupt.

0: Disable all Timer 3 interrupts.

1: Enable interrupt requests generated by the TF3 flag (TMR3CN.7).

### **Timers: configuration**



### Calcul de la valeur de rechargement :

- On part de SYSCLK = 22,1184 Mhz (0,045μs)
- Pas de sous-division 

   incrémentation timer toutes les 0,045μs
- Durée souhaitée entre débordements : 15μs
- Nombre d'incréments nécessaires : durée souhaitée / durée 1 incrément
  - -15/0,045 = 333
  - TMR3RL = 65536-333
- Durée maxi entre débordements = durée 1 incrément \* 65536 = 2,9ms
- Si besoin d'une durée entre débordements > 2,9ms :
  - Utiliser un timer de + grande capacité (non existant sur le 8051)
  - Diviser la fréquence d'horloge source (possibilité par 12 ici)

19/09/2020



# Liaison série asynchrone UART / RS232

19/09/2020



### Liaison série asynchrone

- Signaux de la liaison série
  - TX et RX : données
  - RTS, CTS, DSR, DCD et DTR : contrôle de flux (optionnel : permet de s'assurer que le correspondant est prêt à écouter avant d'émettre)

#### UART : Universal Asynchronous Receiver-Transmitter

- Liaison asynchrone : les données (5 à 9 bits) sont transmises sans horloge, entourées d'un bit de Start et d'un bit de Stop
- Liaison full-duplex (pas de risque de collision) : émetteur et récepteur peuvent parler en même temps car chaque direction utilise un fil distinct.
- Niveaux de tension : ceux utilisés par les E/S du microcontrôleur

#### Norme RS232 :

Niveaux de tension -3/-15V (1 logique) et +3/+15V (0 logique),

→ logique inversée /!\



Connecteur DB9 : mâle côté PC

Broche 2 : RX

Broche 3 : TX

Broche 5 : GND



Forme d'une trame série (niveaux RS232 et TTL/CMOS) :



- Convertir le niveau logique (TX et RX) du microcontrôleur en niveau RS232 nécessite l'utilisation d'un circuit d'interfaçage.
  - Exemple de circuit d'interface : le MAX232

19/09/2020



Liaison UART/RS232



19/09/2020



### Liaisons série

# ADAPTATION DES NIVEAUX LOGIQUES



- Certains composants devant communiquer entre eux ne fonctionnent pas forcément avec les mêmes niveaux logiques :
  - RS232:+/-3 à 25V
  - TTL: 0/5V
  - -0/3,3V
  - -0/2,5V
  - 0/1,8V
  - 0/1,2V
  - etc.



Risque de destruction!

 Puis-je connecter sans risques ces composants entre eux, si oui pourquoi, sinon comment faire ?



1. Utiliser un translateur de niveaux actif:



2. Branchement d'une entrée sur une sortie de tension supérieure : Pont diviseur de tension : mise à profit des diodes de protection ESD :



Méthode sûre



Nécessite des précautions, mais économise une résistance



- 3. Branchement d'une entrée sur une sortie de tension inférieure :
  - → Connexion directe : Pas de risque de destruction. Le niveau haut peut par contre ne pas être pris en compte.

Pour que cela fonctionne à coup sûr, il faut que Voh<sub>min</sub> > Vih<sub>min</sub> (tension minimale de la sortie à l'état haut > tension minimale pour qu'une entrée soit reconnue comme un état haut)

Si cela n'est pas le cas, le mieux est de passer par un translateur de niveau actif.



- Circuit d'interface pour des signaux compatibles RS232 (+/- 12V)
  - MAX232 lorsque Valim = 5V
  - MAX320 lorsque Valim = 3,3V





### MISE EN ŒUVRE SUR LE 8051



### Configuration nécessaire du microcontrôleur 8051 :

- Configuration du cœur (horloge interne ou externe, reset, watchdog...)
- Crossbar (redirection sur des broches I/O des signaux utilisés par les périphériques)
- Port I/O : entrée ou sortie, push-pull ou drain ouvert ?
- Timer : pour cadencer l'UART
- Configuration de l'UARTO ou UART1 :
  - Mode : asynchrone, 8 bits, baud rate, parité ?
  - Activation des interruptions ou pas ?



- 1. Générer une horloge pour cadencer l'UARTO.
  - Choix possible Timer 1 ou Timer 2
  - Fréquence à générer par le timer : baudrate \* 16 (l'UART a besoin d'une base de temps 16 fois plus rapide que le baudrate à générer).
- 2. Configurer l'UART proprement dit en mode 1 (asynchrone, 8 bits)

Table 20.1. UARTO Modes

| Mode | Synchronization | Baud Clock                 | Data Bits | Start/Stop Bits |
|------|-----------------|----------------------------|-----------|-----------------|
| 0    | Synchronous     | SYSCLK / 12                | 8         | None            |
| 1    | Asynchronous    | Timer 1 or 2 Overflow      | 8         | 1 Start, 1 Stop |
| 2    | Asynchronous    | SYSCLK / 32 or SYSCLK / 64 | 9         | 1 Start, 1 Stop |
| 3    | Asynchronous    | Timer 1 or 2 Overflow      | 9         | 1 Start, 1 Stop |







Figure 22.3. T1 Mode 2 (8-bit Auto-Reload) Block Diagram





### Application pratique d'une configuration de timer :

Valeur de rechargement à mettre dans TH1:

- On veut un débordement 153600 fois par seconde :
  - Durée entre les débordements ? T<sub>souhaité</sub> = ...... μs
- On cadence le timer avec SYSCLK = 22,1184MHz
  - Durée entre les incrémentations du timer ? T<sub>timer</sub> = ....... ns
  - Combien d'incréments sont nécessaires entre les débordements ? ........
- Cela rentre-t-il dans la capacité du timer ? Oui Non
  - Si non : quoi faire ?
- Valeur de rechargement ? ........



#### Figure 22.1. CKCON: Clock Control Register

|          |                 | 1 15 11 1                                                                                            | 2.1. 0110      | 011. 0100             | K Control      | register             |               |             |  |
|----------|-----------------|------------------------------------------------------------------------------------------------------|----------------|-----------------------|----------------|----------------------|---------------|-------------|--|
| R/W      | R/W             | R/W                                                                                                  | R/W            | R/W                   | R/W            | R/W                  | R/W           | Reset Value |  |
| -        | T4M             | T2M                                                                                                  | T1M            | T0M                   | Reserved       | Reserved             | Reserved      | 00000000    |  |
| Bit7     | Bit6            | Bit5                                                                                                 | Bit4           | Bit3                  | Bit2           | Bit1                 | Bit0          | SFR Address |  |
| Bit7:    | UNUSED. Re      | ad = 0b, Wr                                                                                          | ite = don't ca | are.                  |                |                      |               | 0x8E        |  |
| Bit6:    | T4M: Timer 4    | ,                                                                                                    |                |                       |                |                      |               |             |  |
|          | This bit contro | This bit controls the division of the system clock supplied to Timer 4. This bit is ignored when the |                |                       |                |                      |               |             |  |
| V        | timer is in bat | ıd rate genei                                                                                        | ator mode or   | counter mo            | de (i.e. C/T4  | = 1).                |               |             |  |
| X        | 0: Timer 4 use  | es the systen                                                                                        | n clock divid  | ed by 12.             |                |                      |               |             |  |
|          | 1: Timer 4 use  | es the systen                                                                                        | ı eloek.       | -                     |                |                      |               |             |  |
| Bit5:    | T2M: Timer 2    | Clock Sele                                                                                           | ct.            |                       |                |                      |               |             |  |
|          | This bit contro | ols the divisi                                                                                       | on of the sys  | stem clock st         | applied to Tis | mer 2. This b        | it is ignored | when the    |  |
| V        | timer is in bat | ıd rate genei                                                                                        | ator mode or   | counter mo            | de (i.e. C/T2  | = 1).                |               |             |  |
| X        | 0: Timer 2 use  | es the systen                                                                                        | n elock divid  | ed by 12.             |                |                      |               |             |  |
|          | 1: Timer 2 use  | es the systen                                                                                        | ı eloek.       |                       |                | <b>X</b> :r          | ie pas r      | nodifie     |  |
| Bit4:    | T1M: Timer 1    | Clock Sele                                                                                           | ct.            |                       |                |                      | •             |             |  |
| _        | This bit contro | ols the divisi                                                                                       | on of the sys  | stem clock st         | applied to Tis | mer 1. $\rightarrow$ | Utilise       | r aes       |  |
| 1        | 0: Timer 1 use  | es the systen                                                                                        | n elock divid  | ed by 12.             |                | onér                 | ateurs        | hinaire     |  |
|          | 1: Timer 1 use  | es the systen                                                                                        | ı eloek.       |                       |                | •                    |               |             |  |
| Bit3:    | T0M: Timer 0    | Clock Sele                                                                                           | ct.            |                       |                |                      | (masqu        | es)         |  |
| V        | This bit contro | ols the divisi                                                                                       | on of the sys  | stem clock si         | applied to Co  | unter/Timer          | 0.            | -           |  |
| X        | 0: Counter/Tir  | mer uses the                                                                                         | system clock   | k divid <b>e</b> d by | 12.            |                      |               |             |  |
|          | 1: Counter/Tir  |                                                                                                      | •              |                       |                |                      |               |             |  |
| Bits2-0: | Reserved. Rea   | ad = 000b, N                                                                                         | Iust Write =   | 000.                  |                |                      |               |             |  |



Figure 22.5. TCON: Timer Control Register

|   | R/W  | Reset Value  |
|---|------|------|------|------|------|------|------|------|--------------|
|   | TF1  | TR1  | TF0  | TR0  | IE1  | IT1  | IE0  | IT0  | 00000000     |
| • | Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 | SFR Address: |

(bit addressable)

0x88

Bit7: TF1: Timer 1 Overflow Flag.

Set by hardware when Timer 1 overflows. This flag can be cleared by software but is automatically cleared when the CPU vectors to the Timer 1 interrupt service routine.

0: No Timer 1 overflow detected.

1: Timer 1 has overflowed.

Bit6: TR1: Timer 1 Run Control.

0: Timer 1 disabled.

1: Timer 1 enabled.

Bit5: TF0: Timer 0 Overflow Flag.

Set by hardware when Timer 0 overflows. This flag can be cleared by software but is automatically cleared when the CPU vectors to the Timer 0 interrupt service routine.

0. N. T. ... 0 ------- 1-4--4-1



Figure 22.6. TMOD: Timer Mode Register

| R/W   | R/W  | R/W  | P/W  | R/W   | R/W  | R/W  | R/W  | Reset Value  |
|-------|------|------|------|-------|------|------|------|--------------|
| GATE1 | C/T1 | T1M1 | T1M0 | GATE0 | C/T0 | T0M1 | T0M0 | 00000000     |
| Bit7  | Bit6 | Bit5 | Bit4 | Bit3  | Bit2 | Bit1 | Bit0 | SFR Address: |
|       | Time | 1    |      |       |      |      |      | 0x89         |

#### Timer 1

Bit7: GATE1: Timer 1 Gate Control.

0: Timer 1 enabled when TR1 = 1 irrespective of /INT1 logic level.

1: Timer 1 enabled only when TR1 = 1 AND /INT1 = logic 1.

Bit6: C/T1: Counter/Timer 1 Select.

Timer Function: Timer 1 incremented by clock defined by T1M bit (CKCON.4).

1: Counter Function: Timer 1 incremented by high-to-low transitions on external input pin (T1).

Bits5-4: T1M1-T1M0: Timer 1 Mode Select.

These bits select the Timer 1 operation mode.

1

 T1M1
 T1M0
 Mode

 0
 0
 Mode 0: 13-bit counter/timer

 0
 1
 Mode 1: 16-bit counter/timer

 1
 0
 Mode 2: 8-bit counter/timer with auto-reload

 1
 1
 Mode 3: Timer 1 inactive



#### Figure 20.8. SCON0: UART0 Control Register

| R/W      | R/W        | R/W         | R/W  | R/W  | R/W  | R/W  | R/W  | Reset Value  |
|----------|------------|-------------|------|------|------|------|------|--------------|
| SM00/FE0 | SM10/RXOV0 | SM20/TXCOL0 | REN0 | TB80 | RB80 | TIO  | RI0  | 00000000     |
| Bit7     | Bit6       | Bit5        | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 | SFR Address: |
|          |            |             |      |      |      |      |      | 0x98         |

Bits7-6: The function of these bits is determined by the SSTAT0 bit in register PCON.

If SSTAT0 is logic 1, these bits are UART0 status indicators as described in Section 20.3.

If SSTAT0 is logic 0, these bits select the Serial Port Operation Mode as shown below. SM00-SM10: Serial Port Operation Mode:

|   | SM00 | SM10 | Mode                                   |
|---|------|------|----------------------------------------|
|   | 0    | 0    | Mode 0: Synchronous Mode               |
| < | 0    | 1    | Mode 1: 8-Bit UART, Variable Baud Rate |
|   | 1    | 0    | Mode 2: 9-Bit UART, Fixed Baud Rate    |
| 1 | 1    | 1    | Mode 3: 9-Bit UART, Variable Baud Rate |

Bit5: SM20: Multiprocessor Communication Enable.

If SSTAT0 is logic 1, this bit is a UART0 status indicator as described in Section 20.3.

If SSTAT0 is logic 0, the function of this bit is dependent on the Serial Port Operation Mode.

Mode 0: No effect

Mode 1: Checks for valid stop bit.

0: Logic level of stop bit is ignored.

1: RIO will only be activated if stop bit is logic level 1.

Modes 2 and 3: Multiprocessor Communications Enable.

0: Logic level of ninth bit is ignored.

 RIO is set and an interrupt is generated only when the ninth bit is logic 1 and the received address matches the UARTO address or the broadcast address.



Bit4: REN0: Receive Enable.

This bit enables/disables the UART0 receiver.

0: UART0 reception disabled.
1: UART0 reception enabled.
Bit3: TB80: Ninth Transmission Bit.

The logic level of this bit will be assigned to the ninth transmission bit in Modes 2 and 3. It is not used in Modes 0 and 1. Set or cleared by software as required.

Bit2: RB80: Ninth Receive Bit.

The bit is assigned the logic level of the ninth bit received in Modes 2 and 3. In Mode 1, if SM20 is logic 0, RB80 is assigned the logic level of the received stop bit. RB8 is not used in Mode 0.

Bit1: TI0: Transmit Interrupt Flag.

Set by hardware when a byte of data has been transmitted by UARTO (after the 8th bit in Mode 0, or at the beginning of the stop bit in other modes). When the UARTO interrupt is enabled, setting this bit gauses the CPU to vector to the UARTO interrupt service routine. This bit must be cleared manually by software

Bit0: RIO: Receive Interrupt Flag.

Set by hardware when a byte of data has been received by UART0 (as selected by the SM20 bit).

When the UART0 interrupt is enabled, setting this bit causes the CPU to vector to the UART0 interrupt service routine. This bit must be cleared manually by software.



#### Figure 22.14. T2CON: Timer 2 Control Register

|   | R/W  | R/W  | R/W   | R/W   | R/W   | R/W  | R/W  | R/W              | Reset Value  |
|---|------|------|-------|-------|-------|------|------|------------------|--------------|
|   | TF2  | EXF2 | RCLK0 | TCLK0 | EXEN2 | TR2  | C/T2 | CP/RL2           | 00000000     |
| _ | Bit7 | Bit6 | Bit5  | Bit4  | Bit3  | Bit2 | Bit1 | Bit0             | SFR Address: |
|   |      |      |       |       |       |      | (1   | bit addressable) | 0xC8         |

Bit7: TF2: Timer 2 Overflow Flag.

Set by hardware when Timer 2 overflows. When the Timer 2 interrupt is enabled, setting this bit causes the CPU to vector to the Timer 2 interrupt service routine. This bit is not automatically cleared by hardware and must be cleared by software. TF2 will not be set when RCLK0 and/or TCLK0 are

logic 1.

Bit6: EXF2: Timer 2 External Flag.

Set by hardware when either a capture or reload is caused by a high-to-low transition on the T2EX input pin and EXEN2 is logic 1. When the Timer 2 interrupt is enabled, setting this bit causes the CPU to vector to the Timer 2 Interrupt service routine. This bit is not automatically cleared by hard-

ware and must be cleared by software.

Bit5: RCLK0: Receive Clock Flag for UART0.

Selects which timer is used for the UART0 receive clock in modes 1 or 3.

0: Timer 1 overflows used for receive clock.

1: Timer 2 overflows used for receive clock.



#### Figure 12.15. PCON: Power Control

| Γ |       |        |          |       |        |          |      |      |              |
|---|-------|--------|----------|-------|--------|----------|------|------|--------------|
|   | R/W   | R/W    | R/W      | R/W   | R/W    | R/W      | R/W  | R/W  | Reset Value  |
|   | SMOD0 | SSTAT0 | Reserved | SMOD1 | SSTAT1 | Reserved | STOP | IDLE | 00000000     |
|   | Bit7  | Bit6   | Bit5     | Bit4  | Bit3   | Bit2     | Bit1 | Bit0 | SFR Address: |
|   |       |        |          |       |        |          |      |      | 0x87         |

Bit7: SMOD0: UART0 Baud Rate Doubler Enable.

This bit enables/disables the divide-by-two function of the UART0 band rate logic for configurations

described in the UART0 section.

UARTO baud rate divide-by-two enabled.

1: UART0 baud rate divide-by-two disabled.

Bit6: SSTAT0: UARTO Enhanced Status Mode Select.

This bit controls the access mode of the SM20-SM00 bits in register SCON0.

0: Reads/writes of SM20-SM00 access the SM20-SM00 UART0 mode setting.

1: Reads/writes of SM20-SM00 access the Framing Error (FE0), RX Overrun (RXOV0), and TX

Collision (TXCOL0) status bits.

Bit5: Reserved. Read is undefined. Must write 0.

Pour terminer : écrire dans SBUFO pour déclencher l'envoi

# Utilisation de bibliothèques de haut niveau (printf()...)



Le 8051 est un µC 8 bits. Rappel des caractéristiques :

- Mémoire Flash (= code) : 64 Ko
- RAM: 4 Ko

#### Code d'exemple utilisé SANS printf()

Utilisation RAM 127 octets, flash 933 octets

#### Code d'exemple utilisé AVEC printf()

Utilisation RAM **159** octets, flash **3546** octets

→ Ne pas utiliser les fonctions de formatage de haut-niveau (printf, scanf et dérivés), ou au moins en connaissance de cause! Il y a des alternatives plus légères (atoi(), itoa()...)



### Deuxième séance de cours :

Liaison série synchrone

SPI



#### **Bus SPI**: Serial Peripheral Interface



- 1. Communication full-duplex (dans les deux sens en même temps)
- 2. Liaison rapide: max SYSCLK/10 pour le 8051
- 3. Le 8051 peut être utilisé comme maître mais aussi comme esclave
- 4. Possibilité d'avoir plusieurs maîtres et/ou plusieurs esclaves
- 5. Seul le maître initialise le transfert : il faut écrire pour pouvoir lire
- 6. La liaison est basée sur un échange de données (2 registres à décalage)



19/09/2020

62



Bus SPI: les signaux

SCK (SPI Clock) : horloge

MOSI: Master Out Slave In

sortie donnée maître, entrée donnée esclave

MISO: Master In Slave Out

entrée donnée maître, sortie donnée esclave

NSS : Slave Select

Utilisé uniquement sur les esclaves

Inconvénient : chaque esclave sur le bus requiert une I/O sur le maître pour y connecter son signal NSS.

Le maître utilise des GPIO pour piloter le NSS des esclaves et non sa propre broche NSS!





### Bus SPI: horloge

- Quatre modes et trois paramètres :
  - La fréquence de l'horloge
  - La polarité de l'horloge CKPOL : Clock Polarity : niveau de repos haut ou bas
  - La phase de l'horloge CKPHA : Clock Phase : transmission sur front montant ou descendant
- Il faut les mêmes paramètres sur le maître et l'esclave
- La fréquence de l'horloge est fixée par le maître
- Les associations de CKPOL et CKPHA donnent donc 4 modes :



# Bus synchrone : liaison SPI Mise en œuvre sur le 8051



#### **SPIOCFG**

#### Registre de configuration :

- Phase
- Polarité
- Taille de la trame

Figure 19.5. SPI0CFG: SPI0 Configuration Register

| R/W   | R/W   | R    | R    | R    | R/W     | R/W     | R/W  | Reset Value  |
|-------|-------|------|------|------|---------|---------|------|--------------|
| CKPHA | CKPOL | BC2  | BC1  | BC0  | SPIFRS2 | SPIFRS1 |      | 00000111     |
| Bit7  | Bitó  | Bit5 | Bit4 | Bit3 | Bit2    | Bitl    | Bit0 | SFR Address: |
|       |       |      |      |      |         |         |      | 0x9A         |

Bit7: CKPHA: SPI0 Clock Phase.

This bit controls the SPI0 clock phase.

0: Data sampled on first edge of SCK period.

Data sampled on second edge of SCK period.

Bit6: CKPOL: SPI0 Clock Polarity.

This bit controls the SPI0 clock polarity.

0: SCK line low in idle state.

SCK line high in idle state.

Bits5-3: BC2-BC0: SPI0 Bit Count.

Indicates which of the up to 8 bits of the SPIO word have been transmitted.

|   | BC2-BC0 |   | BIT Transmitted |
|---|---------|---|-----------------|
| 0 | 0       | 0 | Bit 0 (LSB)     |
| 0 | 0       | 1 | Bit 1           |
| 0 | 1       | 0 | Bit 2           |
| 0 | 1       | 1 | Bit 3           |
| 1 | 0       | 0 | Bit 4           |
| 1 | 0       | 1 | Bit 5           |
| 1 | 1       | 0 | Bit 6           |
| 1 | 1       | 1 | Bit 7 (MSB)     |

Bits2-0: SPIFRS2-SPIFRS0: SPI0 Frame Size.

These three bits determine the number of bits to shift in/out of the SPI0 shift register during a data transfer in master mode. They are ignored in slave mode.

|   | SPIFRS |   | Bits Shifted |
|---|--------|---|--------------|
| 0 | 0      | 0 | 1            |
| 0 | 0      | 1 | 2            |
| 0 | 1      | 0 | 3            |
| 0 | 1      | 1 | 4            |
| 1 | 0      | 0 | 5            |
| 1 | 0      | 1 | 6            |
| 1 | 1      | 0 | 7            |
| 1 | 1      | 1 | 8            |

# **Bus synchrone: liaison SPI** Mise en œuvre sur le 8051



#### **SPIOCN**

#### Registre de contrôle :

- SPIF
- **TXBUSY**
- SIVSFI
- **MSTFN**
- **SPIFN**

#### Figure 19.6. SPI0CN: SPI0 Control Register

| R/W  | R/W  | R/W  | R/W    | R     | R      | R/W   | R/W               | Reset Value  |
|------|------|------|--------|-------|--------|-------|-------------------|--------------|
| SPIF | WCOL | MODF | RXOVRN | TXBSY | SLVSEL | MSTEN | SPIEN             | 00000000     |
| Bit7 | Bit6 | Bit5 | Bit4   | Bit3  | Bit2   | Bitl  | Bit0              | SFR Address: |
|      |      |      |        |       |        |       | (bit addressable) | 0xF8         |

Bit7: SPIF: SPIO Interrupt Flag.

> This bit is set to logic 1 by hardware at the end of a data transfer. If interrupts are enabled, setting this bit causes the CPU to vector to the SPI0 interrupt service routine. This bit is not automatically cleared by hardware. It must be cleared by software.

Bit6: WCOL: Write Collision Flag.

> This bit is set to logic 1 by hardware (and generates a SPIO interrupt) to indicate a write to the SPIO data register was attempted while a data transfer was in progress. If interrupts are enabled, setting this bit causes the CPU to vector to the SPIO interrupt service routine. This bit is not automatically cleared

by hardware. It must be cleared by software.

Bit5: MODF: Mode Fault Flag.

> This bit is set to logic 1 by hardware (and generates a SPIO interrupt) when a master mode collision is detected (NSS is low and MSTEN = 1). If interrupts are enabled, setting this bit causes the CPU to vector to the SPIO interrupt service routine. This bit is not automatically cleared by hardware. It must be cleared by software.

Bit4: RXOVRN: Receive Overrun Flag.

> This bit is set to logic 1 by hardware (and generates a SPI0 interrupt) when the receive buffer still holds unread data from a previous transfer and the last bit of the current transfer is shifted into the SPIO shift register. If interrupts are enabled, setting this bit causes the CPU to vector to the SPIO interrupt service routine. This bit is not automatically cleared by hardware. It must be cleared by software.

Bit3: TXBSY: Transmit Busy Flag.

> This bit is set to logic 1 by hardware while a master mode transfer is in progress. It is cleared by hardware at the end of the transfer.

Bit2: SLVSEL: Slave Selected Flag.

> This bit is set to logic 1 whenever the NSS pin is low indicating it is enabled as a slave. It is cleared to logic 0 when NSS is high (slave disabled).

Bitl: MSTEN: Master Mode Enable.

Disable master mode. Operate in slave mode.

1: Enable master mode. Operate as a master.

Bit0: SPIEN: SPI0 Enable.

This bit enables/disables the SPI.

0: SPI disabled

# Bus synchrone : liaison SPI Mise en œuvre sur le 8051



#### **SPIOCKR**

Registre de sélection de fréquence d'horloge

# Compromis débit/distance à effectuer

Figure 19.7. SPI0CKR: SPI0 Clock Rate Register

| R/W  | Reset Value  |
|------|------|------|------|------|------|------|------|--------------|
| SCR7 | SCR6 | SCR5 | SCR4 | SCR3 | SCR2 | SCR1 | SCR0 | 00000000     |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 | SFR Address: |
|      |      |      |      |      |      |      |      | 0x9D         |

Bits7-0: SCR7-SCR0: SPI0 Clock Rate

These bits determine the frequency of the SCK output when the SPI0 module is configured for master mode operation. The SCK clock frequency is a divided down version of the system clock, and is given in the following equation, where *SYSCLK* is the system clock frequency and *SPI0CR* is the 8-bit value held in the SPI0CR register.

$$f_{SCK} = \frac{SYSCLK}{2 \times (SPI0CKR + 1)}$$

Example: If SYSCLK = 2 MHz and SPIOCKR = 0x04,

$$f_{SCK} = \frac{2000000}{2 \times (4+1)}$$

$$f_{SCK} = 200kHz$$



**SPIODAT**: Registre de données.

Une écriture dans ce registre déclenche automatiquement son envoi sur la liaison.

A l'issue de la transmission, il contient la valeur du registre équivalent de l'esclave avant la transmission

Figure 19.8. SPI0DAT: SPI0 Data Register

| R/W  | Reset Value  |
|------|------|------|------|------|------|------|------|--------------|
|      |      |      |      |      |      |      |      | 00000000     |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 | SFR Address: |
|      |      |      |      |      |      |      |      | 0x9B         |

Bits 7-0: SPI0DAT: SPI0 Transmit and Receive Data.

The SPI0DAT register is used to transmit and receive SPI0 data. Writing data to SPI0DAT places the data immediately into the shift register and initiates a transfer when in Master Mode. A read of SPI0DAT returns the contents of the receive buffer.

19/09/2020

### Accéléromètre ADXL345



- Accéléromètre 3 axes, alimentation 3,3V
- Communication SPI 4 fils. Quel mode?
- Lire dans la doc comment lire/écrire les registres
- Configuration des registres 0x31, 0x2C, 0x2D à faire
- Créer les fonctions :
  - Initialisation SPI
  - Transmission SPI
  - Lecture d'un registre
  - Ecriture d'un registre



# Liaison série synchrone 12C / SMBUS



### **BUS I2C / SMBUS sur le microcontrôleur 8051**

- 1. Plusieurs maîtres ou plusieurs esclaves
- 2. Bus bidirectionnel half-duplex
- 3. Si plusieurs maîtres démarrent la transmission en même temps, le plus lent ou celui qui écrit le plus de 0 (état dominant) garde la main
- 4. Celui qui envoie le **START** et l'@ d'un esclave devient maître
- 5. Le maître fournit l'horloge sur le fil SCL
- 6. Chaque composant a une adresse unique dont quelques bits sont souvent paramétrables, les autres étant les mêmes pour chaque référence de composant
- 7. Sorties à drain ouvert sur SDA et SCL : bus à l'état haut quand il est libre
- 8. Liaison 100kbps en vitesse standard, 400kbps en rapide



1. SMBUS : câblage physique



- 2. SMBUS: les signaux
  - Deux signaux : SDA (données) et SCL (horloge)
- 3. SMBUS: protocole
  - Le transfert de données se fait quand le bus est libre (état haut grâce à la résistance de pull-up)
  - Le bus est libre si SCL et SDA restent à l'état haut pendant plus de 50μs.
  - Si SCL est à l'état bas, aucune communication n'est possible, le maître ne peut pas forcer un état haut.



### 4. SMBUS : protocole

La spécification complète est assez complexe



#### Le maître :

- 1. Démarre par une condition de **Start** (SDA tombe pendant que SCL reste haut)
- Envoie l'adresse de l'esclave sur 7 bits + 1 bit (LSB) qui permet de le mettre en mode lecture ou écriture
- 3. Transmission ou réception de un ou plusieurs octets de données (8 bits)
- Chaque donnée reçue par le maître ou par l'esclave est suivie d'un acquiescement (ACK) ou non acquiescement (NACK)
- 5. À la fin, une condition de **STOP** est générée par le maître (SDA remonte pendant que SCL est à l'état haut)

19/09/2020



### SMBUS: 4 mode de transfert



Maître en mode transmission



Esclave en mode transmission



#### Maître en mode réception



Esclave en mode réception